CPLD/FPGA簡(jiǎn)易邏輯電路設(shè)計(jì)板
●利用CPLD/FPGA提供的軟硬件發(fā)展環(huán)境學(xué)習(xí)最新邏輯IC設(shè)計(jì)以取代TTL/CMOS繁雜的硬件設(shè)計(jì)●可使用電路繪圖法(Graphic)及數(shù)字硬件描述語(yǔ)言法(VHDL)來(lái)發(fā)展電路,使用PrinterPort直接在原廠發(fā)展系統(tǒng)下Download,將設(shè)計(jì)完成程序,下載到CPLD即可獨(dú)立運(yùn)作系統(tǒng)規(guī)格●支持AlteraCPLD的MAX7000S系列組件1.EPM7064/32SLC44-10(選購(gòu))2.EEPROM架構(gòu)的PLD3.5V工作電壓4.可支持1250個(gè)邏輯閘,64個(gè)LCs5.可使用32個(gè)I/O●系統(tǒng)時(shí)脈:1.8432KHz●ISP燒錄界面硬件規(guī)格●體積:100x115x21.8mm●重量:500gs●輸入電源:5VDC輸入接口1.8x1邏輯準(zhǔn)位指撥開(kāi)關(guān)2.4組負(fù)脈沖無(wú)段式按鍵開(kāi)關(guān)輸出接口1.1組8個(gè)LED(CA)2.2位數(shù)七段顯示器(CA)3.1組高效能蜂鳴器實(shí)驗(yàn)內(nèi)容一、基礎(chǔ)邏輯實(shí)驗(yàn)1.邏輯實(shí)驗(yàn)(DIPSW+LED)2.關(guān)系實(shí)驗(yàn)(DIPSW+LED)3.編程器/譯碼器實(shí)驗(yàn)二、算數(shù)邏輯電路實(shí)驗(yàn)1.加法器實(shí)驗(yàn)2.減法器實(shí)驗(yàn)3.乘法器實(shí)驗(yàn)三、除頻及計(jì)數(shù)實(shí)驗(yàn)1.七段顯示器(二進(jìn)制轉(zhuǎn)十進(jìn)制)2.LED燈(二進(jìn)制轉(zhuǎn)十進(jìn)制)3.除頻實(shí)驗(yàn)(LED)4.所有I/O測(cè)試5.上數(shù)計(jì)數(shù)器6.跑馬燈顯示7.簡(jiǎn)易電子琴設(shè)計(jì)選購(gòu)配件●ALTERAEPM7064SLC44-10●ALTERAEPM7032SLC44-10