CycloneEP1C6SOPC核心板 核心板硬件資源: Altera公司Cyclone系列FPGAEP1C6Q240,內部含5980個邏輯單元。 標配一片16位總線寬度256Mbits容量的SDRAM芯片K4S561632H-UC75,可升級到512MbitsSDRAM。 標配一片16位總線寬度16Mbits容量的NorFlashMemory芯片AT49BV163D,可升級到64MbitsFLASH。 串行配置芯片采用EPCS1。 板上設置AS接口,用戶可通過AS接口對串行配置芯片進行配置,掉電不丟失配置數(shù)據。 48MHz有源晶振。 板上設置JTAG端口,可下載配置數(shù)據到FPGA,可調試程序,對Flash芯片編程,可作為UART端口使用,可對串行配置芯片進行配置。 復位按鈕,可產生整個系統(tǒng)的全局復位信號。 配置按鈕,可對FPGA進行手動重新配置。 電源指示燈和配置成功指示燈。 3.3V和1.5V電源芯片。 3個44針座接口將126個I/O口引出,其中兩個44針座接口已經裝配上插座,另一個44針插座未裝,方便用戶自主定義。CycloneEP1C6SOPC核心板圖片(點擊放大)AS配置端口(插針)AS配置端口(插座)用于主動配置,其各端口定義如下圖所示。JTAG配置端口(插針)JTAG配置端口(插座)用于JTAG配置,UART通訊,間接主動配置等其各端口定義如下圖所示。該核心板的PCB經過專門的高頻設計,能使SDRAM和Flash芯片以最快的速度運行,標配SDRAM芯片的MaxFreq.為133MHz,F(xiàn)lash芯片的AccessTime為70ns,用戶可以根據需要自行更換MaxFreq.為166MHz的SDRAM和AccessTime為60ns的Flash芯片。使用SDRAM時不需要通過PLL模塊設置和調試SDRAM時鐘的相位偏移量,免去了用戶在調試、開發(fā)中的麻煩。核心板有3個44座針接口,每個接口的每個管腳都標示有其對應的FPGA管腳號,用戶在分配FPGA管腳的時候,只需根據電路板上所標示的管腳號分配即可,十分方便。我公司將配套給出核心板和核心板中各器件的詳細資料,核心板的開發(fā)資料,端口分配表,以及在NIOSII系統(tǒng)中使用SDRAM和Flash編程的示例程序等。